periodo in secondi = 1 / frequenza in HzQuindi se hai 4MHz di clock, al massimo la CPU può accedere al bus con un periodo di 250ns.La memoria risponde in soli 70ns, quindi credo che non dovrebbe avere problemi.Se usassi una memoria più lenta, dovresti introdurre dei Wait State, ma non è questo il caso.
progettino ?p.s.ma l'editor poi l'hai finito ?io l'edito-bovino si, mentre l'interfaccia remota per la TAP … ho fatto context switchma non l'ho abbandonata, prima o poi ci torno, prima o poi
appunto, a castello io pero' avrei messo delle barre filettate con dadi modi distanzialiquesto implica fare dei fori ai 4 lati, su ogni schedinacioe' viene + comodo e saldo come ancoraggiooppure, distanziali maschio-femmina, di distanza furbase sbirci nel thread del progetto cerbero vedi una cosa simile per il cestello di PowerPC/405ognuna ha 4 fori ai lati, con distanziali maschio-femmina innestati a castelloe sono tutte cose, quei distanziali e barre filettatecomprate in ferramenta a 2 euro il sacchetto da 20
lato fw hai gia' fatto il collaudo ?